رفتن به نوشته‌ها

پردازنده‌های AMD EPYC Venice: انقلاب در عملکرد و بهره‌وری!

شرکت AMD با پردازنده‌های نسل بعدی مبتنی بر معماری هسته‌ای Zen 6 خود بهبودهای چشمگیر و بزرگی را ارائه خواهد داد. گزارش‌های جدید منتشر شده نشان می‌دهند که تراشه‌های سری AMD EPYC Venice در زمینه عملکرد و بهره‌وری بیش از 70 درصد ارتقا را به ارمغان خواهند آورد.

این هفته در جریان برگزاری رویداد Financial Analyst Day، کمپانی AMD نقشه راه آپدیت شده شرکت را به همراه جزئیات تازه‌ای در رابطه با خانواده پردازنده‌ها و گرافیک‌های جدید خود، ارائه داد. در طول جلسه، AMD اسلاید جدیدی را در مورد پردازنده‌های نسل بعدی EPYC Venice که از معماری Zen 6 پشتیبانی می‌کنند، به اشتراک گذاشت.

ارائه ارتقا 70 درصدی در عملکرد پردازنده‌های AMD EPYC Venice

بر اساس اسلاید جدید، پردازنده‌های EPYC Venice شرکت AMD بیش از 70 درصد بهبود را در زمینه عملکرد و بهره‌وری ارائه خواهند داد. این رقم بسیار بزرگی است و به ما نشان می‌دهد که معماری Zen 6 چه قابلیت‌هایی دارد، حتی اگر این خط تولید فقط مربوط به بخش سرور باشد. علاوه بر بهبود عملکرد و بهره‌وری، پردازنده‌های AMD EPYC Venice بیش از 30 درصد ارتقا را در زمینه تراکم رشته‌ها، ارائه خواهند داد.

مشخصات پردازنده‌های EPYC Venice Zen 6

به لطف اطلاعات جدید، اکنون می‌دانیم که پردازنده‌های EPYC Venice Zen 6 کمپانی AMD از حداکثر 256 هسته و 512 رشته پردازشی پشتیبانی خواهند کرد. به عنوان مقایسه باید گفت که این محصولات نسبت به تراشه‌های سری Turin فعلی که حداکثر 192 هسته و 384 رشته پردازشی دارند، 33.3 درصد بهبود یافته‌اند. علاوه بر آن، این پردازنده‌ها از گره فرآیند جدید 2 نانومتری TSMC بهره خواهند برد. این موضوع در مورد تراشه‌های کلاینت، از جمله سری Olympic Ridge (برای دسکتاپ) و خط تولیدهای Medusa و Gator (برای لپتاپ) نیز، صادق خواهد بود.

چه چیزی باعث ارتقا عملکرد چشمگیر AMD EPYC Venice شده است؟

باید کمی بیشتر به ارتقا عملکرد و بهره‌وری بیش از 70 درصدی بپردازیم. این درصد قابل اتکا است چون 33.3 درصد از آن به‌طور مستقیم ناشی از افزایش تعداد هسته‌ها است. مابقی این ارتقا باید مربوط به بهبودهای دیگر از جمله افزایش IPC، بالاتر رفتن نرخ کلاک و دیگر بهینه‌سازی‌های معماری باشد.

کمپانی TSMC برای ساخت گره فرآیند 2 نانومتری خود به جای FinFET از ترانزیستورهای نانوشیت (Gate‑All‑Around یا GAA) استفاده کرده است. این تغییر ارتقاهای چشمگیری را به همراه دارد، به عنوان مثال با همان میزان توان مصرفی حدود 10–15 درصد عملکرد بهتری را به ارمغان می‌آورد. از سوی دیگر، برای ارائه همان عملکرد، تقریبا 25 تا 30 درصد توان کمتری را مصرف خواهد کرد. علاوه بر این، تراکم ترانزیستورها نیز به اندازه 15 درصد بیشتر خواهد شد.

با این وجود ممکن است تصور شود که AMD برای ارائه ارتقا بیش از 70 درصد، عملکرد هوش مصنوعی تراشه‌های خود را ملاک قرار داده باشد، اما اینطور نیست. همانطور که AMD اشاره می‌کند این ارتقا بر اساس نتایج آزمایش‌های SPECrate 2017 INT است که بر روی یک پلتفرم دو پردازنده‌ای با دو تراشه EPYC Venice Zen 6 انجام شده‌اند. گفته می‌شود که این سیستم با یک پلتفرم دو پردازنده‌ای دیگر با دو تراشه EPYC Turin Zen 5 مقایسه شده است.

VEN-001A: مقایسه SPECrate®2017_int_base بر اساس تخمین‌های داخلی AMD برای پردازنده‌های EPYC نسل ششم و EPYC نسل پنجم رده بالا تا تاریخ 30/10/2025. تخمین‌های اولیه عملکرد بر اساس پیش‌بینی‌ها یا اندازه‌گیری‌های مهندسی AMD تا تاریخ 30/10/2025 و قابل تغییر است.

چشم‌انداز روشن AMD برای کسب سهم بیشتر از بازار سرور

شرکت AMD تا لحظه نگارش این خبر جزئیات بیشتری در رابطه با پردازنده‌های مبتنی بر معماری Zen 6 خود به اشتراک نگذاشته است، با این حال به نوعی به بهبود عملکرد و بهره‌وری که در نسل بعدی پردازنده‌های EPYC و Ryzen خواهیم دید، اشاره می‌کنند. انتظار می‌رود AMD تعداد هسته‌های CCD را به 12 واحد افزایش دهد که یک ارتقا 50 درصدی را به نمایش می‌گذارد. این موضوع منجر می‌شود هسته‌های بیشتری در هر تراشه قرار بگیرند، به عنوان مثال ممکن است تراشه‌های رده‌بالای Ryzen به حداکثر 24 هسته مجهز شوند.

در نهایت باید گفت که این سازنده با عرضه خانواده EPYC Venice مبتنی بر معماری Zen 6، مسیر روشنی را برای رسیدن به سهم بازار بیش از 50 درصد در بخش سرور دنبال می‌کند. این شرکت در حال حاضر دستاوردهای بزرگی را در بخش سرور به دست آورده است و ادامه حرکت رو به جلو با معماری‌های Zen 6 و Zen 7، آنها را به این هدف نزدیک‌تر خواهد کرد.

منتشر شده در دسته‌بندی نشده

اولین باشید که نظر می دهید

دیدگاهتان را بنویسید

نشانی ایمیل شما منتشر نخواهد شد. بخش‌های موردنیاز علامت‌گذاری شده‌اند *